Пошук по сайту

up

Комп'ютерні новини

Всі розділи

Енергоспоживання Intel Rocket Lake-S досягне 251 Вт, а Intel Alder Lake-S отримає підтримку DDR5

До інтернету просочилися нові неофіційні подробиці двох лінійок процесорів компанії Intel - Rocket Lake-S і Alder Lake-S. Перша дебютує в кінці поточного року під платформу Socket LGA1200. Вона принесе з собою підтримку інтерфейсу PCIe 4.0. Повідомляється про підготовку 4-, 6- і 8-ядерних десктопних процесорів лінійки Intel Rocket Lake-S. А ось 10-ядерних не буде.

Intel Rocket Lake-S

Енергоспоживання даних чіпів виглядає так:

Кількість ядер

TDP (PL1), Вт

PL2, Вт

Tau, с

8

95

251

56

6

95

173

56

8

80

251

28

6

80

191

28

4

80

146

28

8

65

251

28

6

65

177

28

4

65

128

28

Тут слід нагадати про рівні енергоспоживання (Power Level, PL) процесорів Intel:

  • PL1 - цей рівень енергоспоживання ЦП може підтримувати протягом тривалого періоду часу (зазвичай саме він вказується в специфікації під виглядом TDP);
  • PL2 - у такому режимі процесор може працювати обмежений час (визначається значенням Tau), а потім він обов'язково повертається в стан PL1;
  • PL3 - становить PL2 + 2 Вт, а процесор у такому режимі може працювати дуже незначний час (64 мс), але зазвичай PL3 відключений;
  • PL4 - це ліміт енергоспоживання, перевищення якого призводить до вигоряння процесора.

Таким чином, TDP моделей лінійки Intel Rocket Lake-S не перевищує 95 Вт, але у 8-ядерних чіпів енергоспоживання буде підвищуватися до 251 Вт при виконанні складних завдань, наприклад, під час стрес-тесту. А для 4-ядерних чіпів енергоспоживання не перевищить 146 Вт.

Intel Alder Lake-S

Що ж стосується Intel Alder Lake-S, то вони дебютують з новим роз'ємом Socket LGA1700 і підтримкою оперативної пам'яті DDR5, яка зможе працювати в таких режимах:

  • DDR5-4800 з 1 планкою DIMM на канал або з 1-ранговим модулем DIMM на канал
  • DDR5-4000 з 2 планками DIMM на канал або з 2-ранговими модулями на канал

Оверклокінг пам'яті буде можливий в обох випадках, але його ефективність з одноранговими модулями або однією планкою на канал буде вище. Виробникам материнських плат необхідно використовувати мінімум 6 шарів у дизайні друкованої плати, щоб ми змогли задіяти всі чотири DIMM-слоти.

https://www.techpowerup.com
Сергій Буділовський